== 概要 ==
 C140(CUS140)はPCM音源LSI。ナムコSYSTEM IISYSTEM21に採用されている。

== 仕様 ==
  • C140(CUS140)
  • パッケージ 120ピン0.8mmピッチQFP。富士通製。
 なお現在、富士通のサイトではLSIパッケージとして120ピン0.8mmピッチQFPの仕様がWeb上に登録されていないようす。

  • 電源電圧 +5V単一電源
  • 音声出力
 音声出力はデジタルシリアルデータ出力。出力信号はBCLK(94番ピン)、WCLK(95番ピン)、LRCLK(96番ピン)、DATA(97番ピン)の計4本。サウンド用DACとして三洋製LC7880(SYSTEM IIの場合)やLC7881(SYSTEM21の場合)が使われている。
  • LED制御ピン
 機能は不明だが、SYSTEM IIなどではC140の93番ピンにLED接続用のパターンのみが設けられている。用途は不明。LEDなどは未実装。

== 外観とピンアサイン ==

SYSTEM IIの場合。SYSTEM21では違う可能性あり。
端子番号 端子名称(仮名称) I/O 端子機能
1 A1 I 6809 ADDRESS BUS A1
2 A2 I 6809 ADDRESS BUS A2
3 A3 I 6809 ADDRESS BUS A3
4 A4 I 6809 ADDRESS BUS A4
5 A5 I 6809 ADDRESS BUS A5
6 A6 I 6809 ADDRESS BUS A6
7 A7 I 6809 ADDRESS BUS A7
8 A8 I 6809 ADDRESS BUS A8
9 ? I 4G(PAL16L8)15番ピンに接続。チップセレクト?
10 R/W# I 6809 R/W#信号入力
11 ? I 3G(74HC175)11番ピンに接続。アドレスバスセレクト信号?
この信号は、6F(74LS157),7F(74LS157),8F(74LS157)の1番ピン(A#/B SEL)に接続され、Lowの時に6809のアドレスバスA0~A10をデュアルポートRAM RchのA0R~A10Rへ、Highで3F(C68)のアドレスバスA0~A10をデュアルポートRAM RchのA0R~A10Rへ接続する際の切り換え信号の元信号として使われている。
12 FIRQ# O 6809 FIRQ#信号出力
13 ? ? C140自身の109番ピンに接続されている。
14 VCC - +5V電源入力
15 GND - 0V
16 ? ? 不明。何らかのデータが出力されている。
17 ? ? 不明。何らかのデータが出力されている。
18 ? ? 不明。何らかのデータが出力されている。
19 ? ? 不明。何らかのデータが出力されている。
20 ? ? 不明。何らかのデータが出力されている。
21 ? ? 不明。何らかのデータが出力されている。
22 ? ? 不明。何らかのデータが出力されている。
23 ? ? 不明。何らかのデータが出力されている。
24 ? ? 不明。GNDに接続されている。
25 ? ? 不明。GNDに接続されている。
26 PRAA0 O 5M(16kBIT SRAM),5L(16kBIT SRAM) ADDRESS BUS A0
27 PRAA1 O 5M(16kBIT SRAM),5L(16kBIT SRAM) ADDRESS BUS A1
28 PRAA2 O 5M(16kBIT SRAM),5L(16kBIT SRAM) ADDRESS BUS A2
29 PRAA3 O 5M(16kBIT SRAM),5L(16kBIT SRAM) ADDRESS BUS A3
30 PRAA4 O 5M(16kBIT SRAM),5L(16kBIT SRAM) ADDRESS BUS A4
31 PRAA5 O 5M(16kBIT SRAM),5L(16kBIT SRAM) ADDRESS BUS A5
32 PRAA6 O 5M(16kBIT SRAM),5L(16kBIT SRAM) ADDRESS BUS A6
33 PRAA7 O 5M(16kBIT SRAM),5L(16kBIT SRAM) ADDRESS BUS A7
34 PRA1D0 I/O 5L(16kBIT SRAM) DATA BUS D0
35 PRA1D1 I/O 5L(16kBIT SRAM) DATA BUS D1
36 PRA1D2 I/O 5L(16kBIT SRAM) DATA BUS D2
37 PRA1D3 I/O 5L(16kBIT SRAM) DATA BUS D3
38 PRA1D4 I/O 5L(16kBIT SRAM) DATA BUS D4
39 PRA1D5 I/O 5L(16kBIT SRAM) DATA BUS D5
40 PRA1D6 I/O 5L(16kBIT SRAM) DATA BUS D6
41 PRA1D7 I/O 5L(16kBIT SRAM) DATA BUS D7
42 PRA2D0 I/O 5M(16kBIT SRAM) DATA BUS D0
43 PRA2D1 I/O 5M(16kBIT SRAM) DATA BUS D1
44 VCC - +5V電源入力
45 GND - 0V
46 PRA2D2 I/O 5M(16kBIT SRAM) DATA BUS D2
47 PRA2D3 I/O 5M(16kBIT SRAM) DATA BUS D3
48 PRA2D4 I/O 5M(16kBIT SRAM) DATA BUS D4
49 PRA2D5 I/O 5M(16kBIT SRAM) DATA BUS D5
50 PRA2D6 I/O 5M(16kBIT SRAM) DATA BUS D6
51 PRA2D7 I/O 5M(16kBIT SRAM) DATA BUS D7
52 PRA12OE# O 5L(16kBIT SRAM),5M(16kBIT SRAM) OE#
53 PRA1WE# O 5L(16kBIT SRAM) WE#
54 PRA1WE# O 5M(16kBIT SRAM) WE#
55 VOI12D7 I 3M(4MBIT ROM),3L(4MBIT ROM) DATA BUS D7
56 VOI12D6 I 3M(4MBIT ROM),3L(4MBIT ROM) DATA BUS D6
57 VOI12D5 I 3M(4MBIT ROM),3L(4MBIT ROM) DATA BUS D5
58 VOI12D4 I 3M(4MBIT ROM),3L(4MBIT ROM) DATA BUS D4
59 VOI12D3 I 3M(4MBIT ROM),3L(4MBIT ROM) DATA BUS D3
60 VOI12D2 I 3M(4MBIT ROM),3L(4MBIT ROM) DATA BUS D2
61 VOI12D1 I 3M(4MBIT ROM),3L(4MBIT ROM) DATA BUS D1
62 VOI12D0 I 3M(4MBIT ROM),3L(4MBIT ROM) DATA BUS D0
63 SELD3/D7 I 3N(4MBIT ROM) DATA BUS D3/D7
64 SELD2/D6 I 3N(4MBIT ROM) DATA BUS D2/D6
65 SELD1/D5 I 3N(4MBIT ROM) DATA BUS D1/D5
66 SELD0/D4 I 3N(4MBIT ROM) DATA BUS D0/D4
67 VOI012A0 O 3L(4MBIT ROM),3M(4MBIT ROM),3N(4MBIT ROM) ADDRESS BUS A0
68 VOI012A1 O 3L(4MBIT ROM),3M(4MBIT ROM),3N(4MBIT ROM) ADDRESS BUS A1
69 VOI012A2 O 3L(4MBIT ROM),3M(4MBIT ROM),3N(4MBIT ROM) ADDRESS BUS A2
70 VOI012A3 O 3L(4MBIT ROM),3M(4MBIT ROM),3N(4MBIT ROM) ADDRESS BUS A3
71 VOI012A4 O 3L(4MBIT ROM),3M(4MBIT ROM),3N(4MBIT ROM) ADDRESS BUS A4
72 VOI012A5 O 3L(4MBIT ROM),3M(4MBIT ROM),3N(4MBIT ROM) ADDRESS BUS A5
73 VOI012A6 O 3L(4MBIT ROM),3M(4MBIT ROM),3N(4MBIT ROM) ADDRESS BUS A6
74 VCC - +5V電源入力
75 GND - 0V
76 VOI012A7 O 3L(4MBIT ROM),3M(4MBIT ROM),3N(4MBIT ROM) ADDRESS BUS A7
77 VOI012A8 O 3L(4MBIT ROM),3M(4MBIT ROM),3N(4MBIT ROM) ADDRESS BUS A8
78 VOI012A9 O 3L(4MBIT ROM),3M(4MBIT ROM),3N(4MBIT ROM) ADDRESS BUS A9
79 VOI012A10 O 3L(4MBIT ROM),3M(4MBIT ROM),3N(4MBIT ROM) ADDRESS BUS A10
80 VOI012A11 O 3L(4MBIT ROM),3M(4MBIT ROM),3N(4MBIT ROM) ADDRESS BUS A11
81 VOI012A12 O 3L(4MBIT ROM),3M(4MBIT ROM),3N(4MBIT ROM) ADDRESS BUS A12
82 VOI012A13 O 3L(4MBIT ROM),3M(4MBIT ROM),3N(4MBIT ROM) ADDRESS BUS A13
83 VOI012A14 O 3L(4MBIT ROM),3M(4MBIT ROM),3N(4MBIT ROM) ADDRESS BUS A14
84 VOI012A15 O 3L(4MBIT ROM),3M(4MBIT ROM),3N(4MBIT ROM) ADDRESS BUS A15
85 VOI012A16 O 3L(4MBIT ROM),3M(4MBIT ROM),3N(4MBIT ROM) ADDRESS BUS A16
86 VOI012A17 O 3L(4MBIT ROM),3M(4MBIT ROM),3N(4MBIT ROM) ADDRESS BUS A17
87 VOI012A18 O 3L(4MBIT ROM),3M(4MBIT ROM),3N(4MBIT ROM) ADDRESS BUS A18
88 SEL O 3N(4MBIT ROM) DATA BUS SELECT
89 SEODATATLB# O 3N(4MBIT ROM) DATA STROBE
90 VOI1CSOE# O 3N(4MBIT ROM) DATA STROBE
91 ? ? 未使用。不明。
92 ? ? 未使用。不明。
93 LED# O LED1(NC)出力。LowでLED1点灯。
94 S_BCLK O DIGITAL SOUND OUT BCLK
95 S_WCLK O DIGITAL SOUND OUT WCLK
96 S_LRCLK O DIGITAL SOUND OUT LRCLK
97 S_DATA O DIGITAL SOUND OUT DATA
98 ? ? 未使用。不明。
99 ? I 8U(74LS08)の3番ピンからの出力を接続。クロック?
100 ? ? 不明。GNDに接続。
101 LED# O C140自身の103番ピンに接続。
102 ? ? 不明。GNDに接続。
103 LED# O C140自身の101番ピンに接続。
104 VCC - +5V電源入力
105 GND - 0V
106 ? I 8B(C139)の11番ピンからの出力を接続。クロック?元の信号は11U(74F04)の6番ピン。
107 ? ? 不明。GNDに接続。
108 VCC - +5V電源入力
109 ? ? C140自身の13番ピンに接続されている。
110 D0 I/O 6809 DATA BUS D0
111 D1 I/O 6809 DATA BUS D1
112 D2 I/O 6809 DATA BUS D2
113 D3 I/O 6809 DATA BUS D3
114 D4 I/O 6809 DATA BUS D4
115 D5 I/O 6809 DATA BUS D5
116 D6 I/O 6809 DATA BUS D6
117 D7 I/O 6809 DATA BUS D7
118 ? ? 未使用。不明。
119 ? ? 不明。GNDに接続。
120 A0 I 6809 ADDRESS BUS A0

== その他 ==

== リンク ==

== 外部リンク ==
最終更新:2011年10月20日 19:16